MATLAB TARGET SUPPORT PACKAGE 4 - FOR USE WITH TEXAS INSTRUMENTS C5000 Manuel d'utilisateur Page 69

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 125
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 68
P á g i n a | 56
Transfer step.
Esta opción de configuración permite establecer el número de palabras de 16
bits que incrementa o decrementa la dirección actual del puntero antes de la
siguiente transferencia. Valores pueden variar desde -4096 a 4095. Si se
deshabilita el incremento o decremento del puntero de direcciones, hay que
configurar el parámetro Transfer step a 0.
Esta opción de configuración corresponde a los bits 15-0
(DSTTRANSFERSTEP) del registro DST_TRANSFER_STEP del procesador.
Wrap step.
Esta opción nos permite establecer el número de palabras de 16 bits que
permite incrementar o decrementar el puntero de dirección DST_BEG_ADDR
cuando se produce un evento Wrap. Valores pueden variar desde -4096 a 4095.
Esta opción de configuración corresponde a los bits 15-0 (WRAPSTEP) del
registro DST_WRAP_STEP del procesador.
3.3.6.0.9 Modo (Mode).
Los siguientes parámetros permiten configurar los canales DMA.
3.3.6.0.9.1 Modo de habilitación de un disparo (Enable one shot mode).
Esta opción nos permite activar el parámetro que ofrece una
transferencia completa en respuesta a un evento de interrupción. Esta opción
permite un único canal de acceso directo de memoria y periféricos para
controlar los recursos y puede simplificar la tramitación, sino que también
disminuye los conflictos por uso de recursos y retrasos en el funcionamiento.
3.3.6.0.9.2 Habilitación Sync (Sync enable).
Este parámetro nos permite establecer que cuando la opción Interrupt
Source, es configurada para SEQ1INT, habilitamos el parámetro de reinicio del
DMA con el contador Wrap cuando es recibida la señal ADCSYNC desde
SEQ1INT. Esto asegura que el contador de Wrap y los canales ADC
permanezcan sincronizados entre sí. Si la opción Interrupt Source no es
configurada para la habilitación de SEQ1INT, Sync Enable no tiene efecto.
Este parámetro corresponde al bit 12 (SYNCE) del registro MODE del
procesador.
Vue de la page 68
1 2 ... 64 65 66 67 68 69 70 71 72 73 74 ... 124 125

Commentaires sur ces manuels

Pas de commentaire